| Cognoms:                                | . Nom:            |
|-----------------------------------------|-------------------|
| 2on Control Arquitectura de Computadors | Curs 2010-2011 Q2 |

## Problema 1. (4 puntos)

A pleno rendimiento, una CPU funciona a una frecuencia de 3 GHz y está alimentada a 1,6 V. En modo bajo consumo la CPU funciona a una frecuencia de 1 GHz y está alimentada a 1 V. Hemos medido que el consumo de la CPU en alto rendimiento es de 120W y en modo bajo consumo es de 27,5 W. En estos datos solo se considera la potencia debida a conmutación y la debida a fugas. Tanto la corriente de fugas (I) como la carga capacitiva equivalente (C) son las mismas en ambos modos.

a) Calcula la corriente de fugas (I) y la carga capacitiva equivalente (C) de la CPU (usar prefijo más adecuado del SI)

```
(1,6 V)<sup>2</sup> * 3x10<sup>9</sup> Hz * C + 1,6 V * I = 120 W (ecuación alto rendimiento)

(1 V)<sup>2</sup> * 1x10<sup>9</sup> Hz * C + 1 V * I = 27,5 W (ecuación bajo consumo)

resolvemos sistema de 2 ecuaciones lineales con 2 incognitas ......

C = 12,5 nF

I = 15 A
```

Hemos simulado la ejecución de un programa en esta CPU con un sistema de memoria en donde todos los accesos a memoria tardan 1 ciclo sean aciertos o fallos (denominaremos  $\mathbf{CPU_{IDEAL}}$  a esta combinación simulada) y hemos obtenido que el programa se ejecuta en  $15 \times 10^9$  ciclos, ejecuta  $5 \times 10^9$  instrucciones, realiza  $6 \times 10^9$  accesos a memoria y de estos,  $500 \times 10^6$  son fallos de cache. Durante la ejecución de un programa la CPU está en modo alto rendimiento.

b) **Calcula** el CPI, el numero de accesos por instrucción, la tasa de fallos y el tiempo de ejecución del programa en la **CPU**<sub>IDEAL</sub>.

```
CPI = 15x10^9 ciclos / 5x10^9 instrucciones = 3 c/i api = 6x10^9 accesos / 5x10^9 instrucciones = 1,2 a/i m = 500x10^6 fallos / 6x10^9 accesos = 0,083 f/a = 8,33% Texe = 15x10^9 ciclos / 3x10^9 Hz = 5 s
```

Queremos integrar esta CPU con una cache unificada (instrucciones+datos) multibanco de mapeo directo organizada en 4 bancos. Esta cache no está segmentada y su tiempo de acceso es de 0,6 ns. Obsérvese que el tiempo de acceso es mayor que el tiempo de ciclo del procesador, por lo que al acceder a cache, el procesador se bloquea durante unos ciclos, y por tanto se produce una pequeña penalización respecto a la **CPU<sub>IDEAL</sub>** (incluso en caso de acierto). En caso de que el acceso sea un fallo de cache, hay una penalización adicional de 20 ciclos más.

c) Calcula los ciclos de penalización en caso de acierto y de fallo.

```
penalización acierto = \begin{bmatrix} 0,6x10^{-9} \text{ s * } 3x10^9 \text{ Hz} \end{bmatrix} - 1 ciclos = 1 ciclos penalización fallo = 1+20 = 21 ciclos
```

d) Calcula el CPI, y el tiempo de ejecución cuando ejecutamos el programa con la cache multibanco.

```
ciclos = 15 \times 10^9 ciclos + 1 ciclos/acceso * 6 \times 10^9 accesos + 20 ciclos/fallo * 500 \times 10^6 fallos = 31 \times 10^9 ciclos CPI = 31 \times 10^9 ciclos / 5 \times 10^9 instrucciones = 6.2 c/i Texe = 31 \times 10^9 ciclos / 3 \times 10^9 Hz = 10.33 s
```

5 September 2011 11:17 am 1/6

Nuestra CPU es capaz de continuar ejecutando instrucciones mientras se accede la cache, sin embargo en el apartado d) bloqueamos la CPU en cada acceso para evitar lanzar un segundo acceso a la cache antes de que acabe el acceso anterior. Una posible mejora, que denominaremos control de bloqueos de cache, consiste en no bloquear la CPU en cada acceso, sino solamente si se inicia un acceso antes de que el anterior haya terminado. La CPU no soporta loads no bloqueantes, por lo que en caso de fallo siempre bloquearemos la CPU mientras se trae el bloque del siguiente nivel de la jerarquía (ciclos de penalización adicional). Sabemos que la probabilidad de realizar un acceso es la misma en todos los ciclos y es independiente de lo sucedido en ciclos anteriores. Durante los ciclos que no está bloqueada, la CPU se comporta exactamente igual que en el caso ideal.

e) **Calcula** el tiempo medio entre accesos (en ciclos), la probabilidad de acceder a memoria en un ciclo determinado y la probabilidad de que al realizar un acceso la cache esté ocupada.

```
tiempo medio entre acccessos = 15x10^9 ciclos / 6x10^9 accesos = 2.5 ciclos probabilidad acceso en un ciclo = 1/\text{tiempo medio} = 1/2.5 = 0.4 la cache sólo puede estar ocupada durante un ciclo (por el acceso anterior) probabilidad de acceso con cache ocupada = 0.4
```

 f) Calcula el CPI, y el tiempo de ejecución cuando ejecutamos el programa en la CPU con control de bloqueos de cache.

```
ciclos = 15x10^9 ciclos + 1 ciclos/acceso * 6x10^9 accesos * 0,4 + 20 ciclos/fallo * 500x10^6 fallos = 27,4x10^9 ciclos CPI = 27,4x10^9 ciclos / 5x10^9 instrucciones = 5,48 c/i Texe = 27,4x10^9 ciclos / 3x10^9 Hz = 9,13 s
```

En una cache organizada en bancos el acceso a cada banco es independiente, por lo que es posible acceder a un banco aunque otro este ocupado. Una posible mejora, que denominaremos control de bloqueos de banco, consiste en bloquear la CPU solamente en caso de que accedamos a un banco ocupado. En nuestro caso, sabemos que en cada acceso la probabilidad de acceder a cualquiera de los 4 bancos es la misma, y que es independiente de los accesos anteriores. Como en el caso anterior, la CPU no soporta loads no bloqueantes, por lo que en caso de fallo siempre bloquearemos la CPU mientras se trae el bloque del siguiente nivel de la jerarquía (ciclos de penalización adicional).

g) Calcula la probabilidad de que al realizar un acceso el banco accedido esté ocupado.

```
probabilidad de acceso con cache ocupada = 0,4
probabilidad de acceder mismo banco = 1/4
probabilidad de acceder a banco ocupado = 1/4*0,4 = 0,1
```

h) Calcula el CPI, y el tiempo de ejecución cuando ejecutamos el programa en la CPU con control de bloqueos de banco.

```
ciclos = 15x10^9 ciclos + 1 ciclos/acceso * 6x10^9 accesos * 0.1 + 20 ciclos/fallo * 500x10^6 fallos = 25,6x10^9 ciclos CPI = 25,6x10^9 ciclos / 5x10^9 instrucciones = 5.12 c/i Texe = 25,6x10^9 ciclos / 3x10^9 Hz = 8,53 s
```

5 September 2011 11:17 am 2/6

#### Problema 2. (3 puntos)

Dado el siguiente código en ensamblador:

```
movl $0, %esi
movl $0, %ebx
for: movl v(,%esi,4), %eax
addl %eax, %ebx
incl %esi
cmp $200000000,%esi
fin: jne for
movl %ebx, resultado
```

Suponiendo un procesador con memoria perfecta (tiempo de acceso de un ciclo), un IPC (Instrucciones Por Ciclo) de 0,4 y una frecuencia de 1GHz

a) Calcula cuanto tiempo tarda en ejecutarse el bucle anterior.

```
CPI = 1/0,4 = 2,5 ciclos/instrucción

Texe= 1000000000 ins * 2,5 ciclos/ins * 1x10<sup>-9</sup> s / ciclo = 2,5 s
```

Al procesador del apartado a) le acoplamos un sistema de memoria real con una cache de datos que tiene una tasa de fallos del 6,25%. Suponemos que la cache de instrucciones siempre acierta. Medimos de nuevo el tiempo de ejecución del programa y obtenemos 3,75s.

b) **Calcula** la penalización en ciclos por fallo de la cache que hemos incorporado. Si no se puede calcular contestad "INDEFINIDO".

```
Tmem = 3,75 s - 2,5 s = 1,25 s

Tpf = 1,25 s * 1 \times 10^9 ciclos/s / (2 \times 10^8 acc.mem.* 0,0625 fallos/acc.mem.) = 100 ciclos/fallo
```

c) **Deduce** las siguientes características de la cache a partir de la tasa de fallos para el bucle anterior. Si alguna característica no puede averiguarse escribid "INDEFINIDO".

```
Tamaño Línea: 64 bytes

Tamaño Cache: INDEFINIDO

Asociatividad: INDEFINIDO
```

Para intentar mejorar el rendimiento se decide utilizar una cache NON-BLOCKING que puede soportar hasta 16 fallos en vuelo aunque sean al mismo bloque de cache. El procesador ejecuta las instrucciones en orden y se bloquea cuando necesita el dato que ha fallado en cache.

d) ¿Cuantas instrucciones hay entre la que provoca el fallo de cache y la que necesita el dato? ¿cual es el nuevo Texe con la cache NON-BLOCKING?

O instrucciones, el dato lo consume la instrucción siguiente

El mismo que antes (3,75s) ya que necesitamos el dato después de hacer el load y el procesador no puede seguir ejecutando.

5 September 2011 11:17 am 3/6

Para mejorar el rendimiento del programa se decide incorporar al bucle anterior el siguiente código de prefetch software (además de la caché NON-BLOCKING). Para ello se inserta una línea de código con la instrucción "prefetch" que hace que la línea con la dirección indicada se cargue en cache si no estaba en ella.

```
movl $0, %esi
movl $0, %ebx

for: prefetch v+64(,%esi,4) // carga la línea indicada en cache
movl v(,%esi,4), %eax
   addl %eax, %ebx
   incl %esi
   cmp $200000000,%esi

fin: jne for
   movl %ebx, resultado
```

e) Calcula el tamaño mínimo que debería tener la cache para poder aprovechar el código del bucle anterior?

```
2 líneas de cache / 128 bytes
```

f) ¿Cuantas instrucciones se ejecutan desde que el procesador tiene en %eax el dato de una línea de cache hasta que necesita en %eax el primer dato de la siguiente línea de cache? ¿Cuantos ciclos tarda en ejecutarlas sabiendo que en esas instrucciones no tiene fallos en cache? ¿Es suficiente para esconder la latencia de un fallo de cache?

```
1 línea = 16 elementos
6 instrucciones por elemento => 96 instrucciones => 240 ciclos
Sí
```

g) Calcula cual es el nuevo tiempo de ejecución con el código de prefetch.

```
CPI = 2,5 (de a)
Texe= (1200000000 ins * 2,5 ciclos/ins) * 1x10<sup>-9</sup> s / ciclo = 3 s
```

Para mejorar aún más el programa se decide desenrollar el bucle un factor 2.

h) ¿Cuantas iteraciones tendrá el bucle? ¿Cuantas instrucciones se ejecutarán en cada iteración (suponed que NO usamos instrucciones SIMD)?

```
200000000 iteraciones orig. / 2 = 100000000 iteraciones

Cada iteración se ejecutarán 1 ins. de prefetch + 2*2 de "trabajo" + 3 de control = 8 ins.
```

i) En este nuevo caso: ¿Cuantas instrucciones se ejecutan desde que el procesador tiene en %eax el dato de una línea de cache hasta que necesita en %eax el primer dato de la siguiente línea de cache? ¿Cuantos ciclos tarda en ejecutarlas sabiendo que en esas instrucciones no tiene fallos en cache? ¿Es suficiente para esconder la latencia de un fallo de cache? ¿Cual será el nuevo tiempo de ejecución en este caso?

Con 64 instrucciones por línea también se tolera la latencia de un fallo de memoria así que:

```
Texe= 100000000 iteraciones * 8 ins./iteración * 2,5 ciclos/ins. * 1x10<sup>-9</sup> s/ciclo= 2s
```

5 September 2011 11:17 am 4/6

| Cognoms:                                | . Nom:            |
|-----------------------------------------|-------------------|
| 2on Control Arquitectura de Computadors | Curs 2010-2011 Q2 |

# Problema 3. (2 puntos)

En el pasado control, programamos en ensamblador x86 la rutina Xprob3 que llamaba a la rutina Exa. En la siguiente figura se muestra el código C de las rutinas Xprob3 y Exa, y parte de las traducción a x86 de la rutina Xprob3:

```
Xprob3: ...
int Exa(int v[], int x) {
  int i;
                                          for:
                                                 movl 12(%ebp), %eax
  i = v[x];
                                                 pushl (%eax)
 return v[i];
                                                  pushl %ebx
                                                  call Exa
int XProb3(int v[], int *p, int m){
                                                  addl $8, %esp
                                                  addl %eax, (%ebx, %esi, 4)
  for (i=0; i<1000000; i++)
                                                  incl %esi
    v[i] += Exa(v, *p);
                                                  cmpl $1000000, %esi
 return *p + m;
                                                  jl for
}
                                          endfor: ...
```

a) Traduce a ensamblador del x86 la subrutina Exa. Dibujad el bloque de activación de la rutina Exa.

```
Exa: pushl %ebp

movl %esp,%ebp

movl 8(%ebp),%edx

movl 12(%ebp),%ecx

movl (%edx,%ecx,4),%eax

movl (%edx,%eax,4),%eax

movl %ebp, %esp

popl %ebp

ret
```

Supongamos que en nuestro procesador todas las instrucciones tardan 1 ciclo en ejecutarse. Además, cada acceso a memoria de datos (lectura o escritura) cuesta 1 ciclo adicional.

# b) Completa la siguiente tabla la siguiente tabla:

|                                                          | #instrucciones<br>ejecutadas | #accesos a<br>memoria de<br>datos | # ciclos |
|----------------------------------------------------------|------------------------------|-----------------------------------|----------|
| 1 iteración del for (Xprob3) sin contar<br>la rutina Exa | 9                            |                                   |          |
| rutina Exa (estimación)                                  | 9                            | 7                                 |          |
| 1 iteración del for (Xprob3) contando la rutina Exa      | 18                           |                                   |          |

5 September 2011 11:17 am 5/6

Suponiendo que nuestro procesador funciona a 2 GHz.

c) **Calcula** (considerando las 10<sup>6</sup> iteraciones del bucle for) el número total de instrucciones ejecutadas, el número total de accesos a memoria de datos, el CPI, el tiempo de ejecución, los MIPS.

Instrucciones ejecutadas: 18·10<sup>6</sup>

Accesos a Memoria: 14·10<sup>6</sup>

Ciclos totales: 32·10<sup>6</sup>

CPI = 32 / 18 = 1,78 ciclos por instrucción

Tiempo de ejecución =  $(32 \cdot 10^6) \cdot (1/2 \cdot 10^9) = 16 \cdot 10^{-3} \text{ s} = 16 \text{ ms}$ 

MIPS =  $18 \cdot 10^6 / 16 \cdot 10^{-3} \cdot 10^6 = 1125 \text{ MIPS}$ 

Suponiendo que cada instrucción ocupa 4 bytes y que todos los accesos a memoria de datos son de 4 bytes.

d) **Calcula** el ancho de banda consumido por esta subrutina (instrucciones y datos), considerando las 10<sup>6</sup> iteraciones del bucle for.

Instrucciones ejecutadas: 18·10<sup>6</sup>

Accesos a Memoria: 14·10<sup>6</sup>

Bytes leidos: 128·10<sup>6</sup>

Ancho de banda:  $128 \cdot 10^6 / 16 \cdot 10^{-3} = 8 \cdot 10^9 \text{ B/s} = 8 \text{ GB/s}$ 

## Problema 4. (1 punto)

Disponemos de un DIMM de memoria DRAM síncrona (SDRAM) con las siguientes características:

• 8 chips de 1 byte cada uno por DIMM; Latencia de fila: 4 ciclos; Latencia de columna: 3 ciclos; Latencia de precarga: 2 ciclos; Frecuencia de reloj: 200 MHz.

A esta memoria realizamos un acceso en lectura en el que leemos un paquete de 32 bytes. Para indicar la ocupación de los distintos recursos utilizaremos la siguiente nomenclatura:

- ACT: comando ACTIVE; RD: comando READ; PRE: comando PRECHARGE; @F: ciclo en que se envía la dirección de fila; @C: ciclo en que se envía la dirección de columna; Di: ciclo en que se transmite el paquete de datos i (D0, D1, D2, ...)
- a) Rellena el siguiente cronograma indicando la ocupación de los distintos recursos para una operación de lectura de 32 bytes.



b) **Calcula** el tiempo de ciclo de la memoria (en ns.) y el ancho de banda real suponiendo que somos capaces de iniciar un nuevo acceso a un bloque de 32 bytes tan pronto hemos completado el acceso anterior.

Tciclo = 13 ciclos ·  $(1 / 200 \cdot 10^6 \text{ ciclos/s}) = 65 \text{ ns}$ 

ANCHO de BANDA =  $(32 \text{ bytes} / 13 \text{ ciclos}) \cdot 200 \cdot 10^6 \text{ ciclos} / \text{s} = 492 \text{ MB/s}$ 

5 September 2011 11:17 am 6/6